高端示波器的模擬前端與后端的高數(shù)據(jù)吞吐量處理仍然存在技術(shù)障礙,在模擬前端與高速ADC芯片的設(shè)計(jì)中,國(guó)內(nèi)示波器企業(yè)的研發(fā)實(shí)力一直處于劣勢(shì)。
焦保春認(rèn)為,制約國(guó)產(chǎn)示波器向4/6GHz帶寬及以上更高端產(chǎn)品發(fā)展的因素主要體現(xiàn)在兩個(gè)方面:一是主要受制于前端模擬器件和ADC芯片二是應(yīng)用經(jīng)驗(yàn),主要是對(duì)用戶的需求了解不夠充分。
在此不利局面下國(guó)產(chǎn)示波器廠商也在尋求著自己的解決辦法。致遠(yuǎn)電子創(chuàng)始人周立功教授表示,雖然本土企業(yè)無(wú)法象跨國(guó)企業(yè)那樣使用ASIC芯片來(lái)解決數(shù)據(jù)吞吐量,但可以使用FPGA和高性能DSP,以及經(jīng)過優(yōu)化的算法實(shí)現(xiàn)硬件加速,達(dá)到甚至超過了專用ASIC的性能指標(biāo)。
同時(shí),高端示波器需要更高端的測(cè)量?jī)x器和標(biāo)準(zhǔn)源測(cè)量和驗(yàn)證產(chǎn)品的性能指標(biāo),保證產(chǎn)品批量時(shí)的精度和一致性,這些都需要國(guó)內(nèi)企業(yè)投入大量的資金和人力資源。